电子技术21触发器和时序逻辑电路课件.ppt

电子技术21触发器和时序逻辑电路课件.ppt

ID:57020823

大小:744.00 KB

页数:32页

时间:2020-07-26

电子技术21触发器和时序逻辑电路课件.ppt_第1页
电子技术21触发器和时序逻辑电路课件.ppt_第2页
电子技术21触发器和时序逻辑电路课件.ppt_第3页
电子技术21触发器和时序逻辑电路课件.ppt_第4页
电子技术21触发器和时序逻辑电路课件.ppt_第5页
资源描述:

《电子技术21触发器和时序逻辑电路课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第21章触发器和时序逻辑电路21.2寄存器21.3.1-21.3.3计数器21.1双稳态触发器本章要求1.掌握R-S、J-K、D触发器的逻辑功能及不同结构触发器的动作特点;2.掌握寄存器、移位寄存器、计数器的逻辑功能;第21章触发器和时序逻辑电路电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,这种具有存贮记忆功能的电路称为时序逻辑电路。时序逻辑电路的特点:时序逻辑电路的基本单元电路:双稳态触发器21.1双稳态触发器特点:1.有两个稳定状态“0”态和“1”态;2.能根据输入信号将触发器置成“0”或“1”态

2、;3.输入信号消失后,被置成的“0”或“1”态能保存下来,即具有记忆功能。双稳态触发器:是一种具有记忆功能的逻辑单元电路,它能储存一位二进制码。21.1.1RS触发器1.基本RS触发器(1)电路结构:由两个门电路交叉连接而成。21.1双稳态触发器置0端置1端&&GGQQ12低电平有效QQ&QQG1&G2SDRD21.1.1R-S触发器两互补输出端基本R-S触发器两输入端正常情况下,两输出端的状态保持相反。通常以Q端的逻辑电平表示触发器的状态,即Q=1,Q=0时,称为“1”态;反之为“0”态。反馈线触发器输出与输入的逻辑关

3、系1001设触发器原态为“1”态。翻转为“0”态(1)SD=1,RD=01010&QQG1&G2SDRD设原态为“0”态1001110触发器保持“0”态不变复位端0结论:不论触发器原来为何种状态,当SD=1,RD=0时,将使触发器置“0”或称为复位。&QQG1&G2SDRD01设原态为“0”态011100翻转为“1”态(2)SD=0,RD=1&QQG1&G2SDRD设原态为“1”态0110001触发器保持“1”态不变置位端1结论:不论触发器原来为何种状态,当SD=0,RD=1时,将使触发器置“1”或称为置位。&QQG1&

4、G2SDRD11设原态为“0”态010011保持为“0”态(3)SD=1,RD=1&QQG1&G2SDRD设原态为“1”态1110001触发器保持“1”态不变1当SD=1,RD=1时,触发器保持原来的状态,即触发器具有保持、记忆功能。&QQG1&G2SDRD&QQG1&G2SDRD110011111110若G1先翻转,则触发器为“0”态“1”态(4)SD=0,RD=0当信号SD=RD=0同时变为1时,由于与非门的翻转时间不可能完全相同,触发器状态可能是“1”态,也可能是“0”态,不能根据输入信号确定。10若先翻转基本R-

5、S触发器状态表逻辑符号QQSDRDSDRDQ100置0011置111不变保持00同时变1后不确定功能低电平有效(3)波形分析例1:在用与非门组成的基本RS触发器中,设初始状态为0,已 知输入RD、SD的波形图,画出两输出端的波形图。逻辑功能:1000110Qn+1RS功能Qn功能表01置1110110置000011101××不定00保持0101用或非门组成的基本RS触发器S仍然称为置1输入端,但为高电平有效。R仍然称为置0输入端,也为高电平有效。例2:波形分析:逻辑符号:由于该触发器的触发信号是高电平有效,因此在逻辑符号

6、的输入端处没有小圆圈。高电平有效基本触发器的特点总结:(1)有两个互补的输出端,有两个稳定的状态。(2)有复位(Q=0)、置位(Q=1)、保持原状态三种功能。(3)R为复位输入端,S为置位输入端,可以是低电平有效,也可以是高电平有效,取决于触发器的结构。(4)由于反馈线的存在,无论是复位还是置位,有效信号只需要作用很短的一段时间,即“一触即发”。2.可控(同步)RS触发器给触发器加一个时钟控制端CP,只有在CP端上出现时钟脉冲时,触发器的状态才能改变。这种触发器称为同步触发器。(1)同步RS触发器的电路结构(2)逻辑功能

7、当CP=0时,控制门G3、G4关闭,触发器的状态保持不变。当CP=1时,G3、G4打开,其输出状态由R、S端的输入信号决定。同步RS触发器的状态转换分别由R、S和CP控制,其中,R、S控制状态转换的方向;CP控制状态转换的时刻。Qn+1RS功能Qn状态表0101输出状态同S状态11011010输出状态同S状态0001111101××不定0000保持0101100101101(3)波形图例3:已知同步RS触发器的输入波形,画出输出波形图。(4).同步触发器存在的问题——空翻由于在CP=1期间,G3、G4门都是开着的,都能接

8、收R、S信号,所以,如果在CP=1期间R、S发生多次变化,则触发器的状态也可能发生多次翻转。在一个时钟脉冲周期中,触发器发生多次翻转的现象叫做空翻。有效翻转空翻21.1.2主从JK触发器1.电路结构将触发器的两个互补的输出端信号通过两根反馈线分别引到输入端的G7、G8门,这样,就构成了JK触发器。2.工作原理Qn+1

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。