奈米半导体制备.ppt

奈米半导体制备.ppt

ID:59182697

大小:1.70 MB

页数:37页

时间:2020-09-22

奈米半导体制备.ppt_第1页
奈米半导体制备.ppt_第2页
奈米半导体制备.ppt_第3页
奈米半导体制备.ppt_第4页
奈米半导体制备.ppt_第5页
资源描述:

《奈米半导体制备.ppt》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、奈米半導體的製備石豫臺國立彰化師範大學物理系暨光電科技研究所1奈米半導體的製備積體電路半導體技術的演進目標製程技術的挑戰奈米材料製備方法的分類微影術真空蒸鍍法濺射鍍膜法分子束磊晶法金屬有機化學氣相沈積法2晶圓(wafer)指矽半導中積體電路所用之矽晶片,因形狀為圓形,故稱為晶圓。在矽晶片上可加工製作各種電路元件結構,而成為有特定功能的積體電路(IC)。晶圓按其直徑分為4、5、6、8、12吋甚至更大規格。晶圓越大,同一晶片上可生產的IC就越多,可降低成本;但要求材料技術和生產技術更高。12吋晶圓3晶圓的製造純化:以矽石(silica)或矽

2、酸鹽(silicate)為原料,經由電弧爐提煉、鹽酸氯化,並蒸餾後,得高純度多晶矽。長晶:將多晶矽融解,摻入一小粒晶種,慢慢拉出,形成圓柱狀單晶矽棒。若希望成為摻雜半導體,則可在拉晶程序前摻入一定比例的雜質。整修:將晶柱進行切割、清洗、吹乾、拋光以製成晶圓。磊晶在製造互補式金氧半導體(CMOS)元件時,需要一層沈積的磊晶矽。4柴可歐斯基(Czochralski)長晶法5晶柱6積體電路(Integratedcircuit,IC)就是將電晶體、二極體、電阻、電容等電子元件,用微電子的技術將其做在一片長寬約半公分以內的晶片上。特點:體積小、功

3、能多、可靠性高、價錢便宜。半導體最大的應用是積體電路。舉凡電腦、手機、各種家電與資訊產品一定有IC存在。封裝好的IC7積體電路製造流程8IC發展的指標元件的尺寸以設計時的最小尺寸為代表特徵,稱為特徵尺寸(featuresize)元件的數目依積體程度範圍從小型積體電路(SSI)到超大型積體電路(ULSI)。9半導體技術的演進目標改善性能提升速度降低能耗提高可靠度降低成本改良製作方法,如改善製程、設備等把元件微小化,使晶片上能製造的IC更多。半導體技術發展的重要趨勢10積體電路有什麼好處?一個晶片可包含超過六千四百萬個電晶體「集積(inte

4、gration)」的好處:經濟上的誘因在一個矽晶片上做一百萬個元件與做一個元件費用差不多,而且矽晶片上元件之間的連線都一併做好了。分立的元件必須一個個連結起來,才能成為電路,製程貴又不可靠。在晶片上製作愈來愈複雜的電路,才能維持競爭力。電路的性能尺寸小的電晶體比尺寸大的操作要快。半導體業要盡一切可能,讓晶片的集積度不斷的繼續增加。11摩爾定律(Moore’sLaw)GordonMoore:英特爾的創始人之一在1965年預測:每一晶片(chip)上的電晶體數量,每12個月即會倍增(之後俢改為每24個月)。每二年可視為一代一維的線幅減為上一

5、代之0.7因0.70.70.5,二維面積減為上一代之半。在相同面積上,電晶體數目增加約一倍。12半導體技術進展1300.7=91(90奈米技術節點)2004年900.7=63(65奈米技術節點)2007年650.7=46(45奈米技術節點)2010年450.7=32(32奈米技術節點)2013年320.7=22(22奈米技術節點)2016年220.7=15(16奈米技術節點)2019年13進入奈米電子的時代IC技術:以前稱為「微電子」技術電晶體大小10-6米(微米)現稱為「奈米電子」技術電晶體大小<0.1微米(=10

6、0奈米)未來的IC大部分均由奈米技術製成。14電晶體的奈米化發展如果電腦運算速度要由10億赫茲(1GHz)向上提升,則半導體元件就要由微米跨入奈米。電腦的由中央處理器(CPU)內數十萬個電晶體處理訊號,運算速度取決於電晶體的開關速度。場效電晶體的開關速度取決於源極電子流到汲極時間。若閘極長度微縮化,則開關速度可增加,CPU可加快。目前半導體技術已由130奈米走向90奈米,進而到65奈米。若閘極長度20奈米,電晶體集積密度10倍,CPU20GHZ。15製程技術的挑戰微影技術:要求在12吋晶圓上曝光顯影的圖形大小幾十奈米,在下層結構

7、對準的準確度幾奈米。精準程度相當於在中國大陸的面積上,每次都能精準找到一顆玻璃彈珠。昂貴的曝光機:NT$78億/部。薄膜厚度:12奈米,在12吋晶圓上的誤差小於5%。相當於在100個足球場的面積上舖上一層1公分厚的泥土,而且要誤差控制在0.05公分的範圍。16奈米材料的製備17奈米材料製備方法的分類自上而下(topdown)切割 大小將一羣分子由表面挖出,或加到表面上例:微影蝕刻技術。自下而上(bottomup)組裝 小大將原子或分子組合成奈米結構例:奈米結構的自組裝成長。18光微影術(photolithography)先將設

8、計的圖形製作成光罩(photomask),應用光學成像原理,將圖形投影至晶圓上。晶圓表面事先塗抹光阻(photoresist)。通過光罩及透鏡的光線會與光阻劑產生反應,步驟稱為曝光。曝光後的晶圓再經顯影(d

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。