复旦微电子-模拟集成电路设计-带隙基准ppt课件.ppt

复旦微电子-模拟集成电路设计-带隙基准ppt课件.ppt

ID:59322404

大小:800.00 KB

页数:37页

时间:2020-09-20

复旦微电子-模拟集成电路设计-带隙基准ppt课件.ppt_第1页
复旦微电子-模拟集成电路设计-带隙基准ppt课件.ppt_第2页
复旦微电子-模拟集成电路设计-带隙基准ppt课件.ppt_第3页
复旦微电子-模拟集成电路设计-带隙基准ppt课件.ppt_第4页
复旦微电子-模拟集成电路设计-带隙基准ppt课件.ppt_第5页
资源描述:

《复旦微电子-模拟集成电路设计-带隙基准ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、带隙基准改进的电流源与电源无关的偏置带隙基准正温度系数负温度系数PTAT电流源的产生实例分析改进的电流源问题的提出:对简单的电流镜电路,考虑沟道长度调制效应后,引入了电流的复制误差。误差由有限的输出阻抗决定。方法:提高输出阻抗。例:改进的电流源带源极电阻的电流镜考虑衬偏效应:例:改进的电流源共源共栅电流镜令:因为衬偏效应相同,则:设计:输出阻抗增加:改进的电流源相同的摆幅问题:例:改进的电流源威尔逊电流源:通过反馈使输出阻抗增加改进的电流源利用增益提升技术:例:mirrorA(Sackinger1

2、990)改进的电流源mirrorB(Martin1994)改进的电流源大摆幅电流源:若M3和M2在饱和区,则取:近似地:例如,取显然,摆幅可以增加。改进的电流源注意M5的栅极偏置电压:同时:是可以保证的上述偏置使M2和M3处在饱和与线性区的边缘若:则,M5栅极电压足够使M3和M2处在饱和与区若:使可保证M3和M2处在饱和区。另外:M1和M4比M2和M3的漏源电压大。设计的沟道长度大偏置电路简单的偏置电路和Vdd相关连:以第一幅图为例:偏置电路偏置稳定的思路:使Iout反馈至Iref。若Iout和V

3、DD无关,则,Iref和VDD无关。如图,采用威尔逊电流源电流满足:电流是任意的,必须加入约束偏置电路电流和电源无关,和电阻有关。当沟道长度效应很小时,电流和电源的依赖性很小。电路有另一个稳定点:必须加启动电路。电路在上电时,启动电路驱动偏置电路摆脱“简并”偏置点如图:M3-M5-M2-Rs提供了一条电源到地的通路,使M2和M3工作。M2和M3导通后,M5被关断,不影响偏置电路的正常工作偏置电路例:分析启动电路上电时,M5、M6offM5on导致电路脱离简并点。M6导通使X点的电压下降,最终使M5

4、关断。分析关键点:使M5off在复杂的电路中,可能有多个简并点,需要仔细分析。偏置电路和大摆幅电流镜结合,可以有效减小由于有限输出阻抗引起的误差,同时不影响信号的摆幅。提供共源共栅电路的偏置偏置电路Q1~Q4是共源共栅NMOS电流镜,Q5提供二极管偏置。Q6~Q9是共源共栅PMOS电流镜,Q14提供二极管偏置。Q5的电流由共源共栅偏置回路Q10、Q11提供,同样,Q14的电流由共源共栅偏置回路Q12、Q13提供。启动电路Q15-Q18:biasloopoff,Ii=0,Q17off,Q18onVG

5、5=VG6,Q15,Q16ONQ6~Q9ON→Q10-Q11ON→Q5ON→Q1-Q4ONWhenbiasloopon,Q17ONVG5=VG6,Q15,Q16OFF电路中的回路:偏置正反馈回路、启动回路、二个偏置(共源共栅)回路带隙基准概念:与温度无关的电压或电流基准电路因为大多数参数(工艺参数)和温度有关。因此,和温度无关,即和工艺无关。思路:将两个具有正温度系数和负温度系数的量加权相加,则,得到的量显示零温度系数。负温度系数:PN结二极管的基极-发射极正向电压,具有负温度系数。正温度系数

6、:不同电流密度下的二个PN结二极管的基极-发射极正向电压之差,具有正温度系数。带隙基准:实现上述二者的加权相加。带隙基准负温度系数当带隙基准正温度系数Q1、Q2相同:具有正温度系数。通过调节Q1、Q2面积改变电流密度带隙基准带隙基准令:带隙基准带隙基准电路流过Q1、Q2的电流相等。但Q2的面积大,因此电流密度小零温度系数时,可选择,设计时,必须考虑PNP晶体管的匹配性,例如,选择n=8带隙基准Ic随温度的变化(在具体电路中,可求Ic的表达式)和原公式相比,多了一项绝对值比略小设计时精确地模拟,设计

7、温度比室温高,例如:带隙基准与CMOS工艺的兼容性在CMOS工艺中,PMOS晶体管容易实现。如图是N阱中的PMOS纵向管一般情况下,PMOS晶体管采用N阱中的横向管,版图结构如下:带隙基准运算放大器的失调考虑运放的失调电压Vos,则,x和y结点的电压有偏差。若假设:Vos对输出电压的影响:失调被放大了,输出电压的偏差大。减小失配的方法:运放采用大尺寸器件、提高电流密度比n。因为失调电压是任意的,和温度、跨导、阈值电压之差有关,因此,温度系数不再等于零。串接晶体管以降低失调的贡献:提高了带隙基准如图

8、是上述电路在CMOS工艺中的实现在CMOS工艺中横向管集电极必须为地带隙基准反馈特性对于B和C短接的PNP晶体管对于电路中的负反馈回路,反馈系数对于电路中的正反馈回路,反馈系数为为确保电路总是负反馈,要求一般取使电路在有大电容负载时的瞬态响应良好。带隙基准启动电路若x、y点的初始电压为零,运放的输入差分对被关断。电路必须有启动电路。电源调制运放的电源抑制比在高频时变得很差。如电源电压受到高频信号的干扰,则基准电路输入不稳定。因此,常用电源调制技术得到干净的电源。曲率校正基准电压只在

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。