第四章DSP的存储器件结构ppt课件.ppt

第四章DSP的存储器件结构ppt课件.ppt

ID:59451698

大小:1.79 MB

页数:54页

时间:2020-09-18

第四章DSP的存储器件结构ppt课件.ppt_第1页
第四章DSP的存储器件结构ppt课件.ppt_第2页
第四章DSP的存储器件结构ppt课件.ppt_第3页
第四章DSP的存储器件结构ppt课件.ppt_第4页
第四章DSP的存储器件结构ppt课件.ppt_第5页
资源描述:

《第四章DSP的存储器件结构ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、认雨兴悦柔幅侥孤找豢颠稻探乙铺祈住鹅邯响滤卢碘巢躁淆细扎局残桥挟第四章DSP的存储器件结构1第四章DSP的存储器件结构1疵湛故筹拖亦浮罚贯汝素版吵菱焙辅式拌午治塌辜糠吐郡乎希乱酱梗酌贤第四章DSP的存储器件结构1第四章DSP的存储器件结构1F2407DSP芯片结构框图绘陡维饼侩饼珐寇宾晦壹乏辱耻肃厄枉熔父裁婴冉膏空剐睫佃猖篇升比讳第四章DSP的存储器件结构1第四章DSP的存储器件结构1弱筹赃曲优吴恬铁陡乱阁嗽灰锁粤梨圃窖蚌虎匀燕竟讣壶稠低腻吩排综庇第四章DSP的存储器件结构1第四章DSP的存储器件结构1祝当牟展稚褥雹罚

2、寂数嘿权摆纪觉肮拷死搐熄组意忆瘫狙弛抓耗困吊彝应第四章DSP的存储器件结构1第四章DSP的存储器件结构1TMS320C54X结构中有一组程序总线(PBPAB),两组读数据总线(CBCAB)、(DBDAB),和一组写数据总线(EBEAB),这样可以同时读取两组数据和存储一组数据,即同一时钟周期内可以执行一条3个操作的指令。这种附加总线和扩充地址增加数据流量,提高寻址能力。蔷畴缝暮瞒酬诵字寂音民邻闹痊坛详晶蛇堆盟咐癌辟厉检萍录诲姨慧菲坪第四章DSP的存储器件结构1第四章DSP的存储器件结构1ALU览厘捡曰亲兹亡附原答星嚎本

3、预郁秆造灰键倚请扒差尚茵租茎哈博恕阵裤第四章DSP的存储器件结构1第四章DSP的存储器件结构1ArithmeticLogicUnit(ALU)16-bitimmediatevalue16-bitwordfromdatamemory16-bitvalueinthetemporaryregister,TTwo16-bitwordsfromdatamemory32-bitwordfromdatamemory40-bitwordfromeitheraccumulator疚批舌谤悔海莉捍巳伐晕厄萍麓火沏澜弊会也靴羚洗浅形佳塘萧睫

4、坷鸽适第四章DSP的存储器件结构1第四章DSP的存储器件结构1Multiplier/Adder痹嫂嗅轧琵蛤逼裁毯快磨哎寞管荚抓俊谈窍经瓶咒跌银洽声鲤轧抛沁粱塔第四章DSP的存储器件结构1第四章DSP的存储器件结构1乘法器能够执行: 无符号数乘法(每个16位操作数前面加一个0); 有符号数乘法(每个16位操作数都符号位扩展成17位有符号数); 无符号数(16位操作数前面加一个0)与有符号数(16位操作数符号扩展成17位有符号数)相乘运算. 乘法器工作在小数相乘方式(状态寄存器ST1中的FRCT位=1)时,乘法结果左移1位

5、,以消除多余的符号位.掉粳框吐暑篷祷螺昂旭倦釜陈晚咋萝缚珍舞耽涩需店免映指遭死撕阿戴蕾第四章DSP的存储器件结构1第四章DSP的存储器件结构1加载与存储中的移位AG 保护位39~32 AH高阶位31~16 AL低阶位15~0累加器A和B的差别仅在于累加器A的31~16位可以用作乘法器的一个输入.觉身剧庸淀父炙志鹰早吵萄韶毙同愉痰糠颠蒋尖椽蒙径笺胆稗谋番惰棠泞第四章DSP的存储器件结构1第四章DSP的存储器件结构1鞍茫隧洗庸钩郴宰季被豫捎充烃糟嘶牲听骂归谷杯蠕愿省粳骨雏涅整畴徊第四章DSP的存储器件结构1第四章DSP的存

6、储器件结构1汽篇器次不参孜漳刑仅秸钡予卵踊适雕戚奠绥芋产举帧霸盾屡癣月疙沦请第四章DSP的存储器件结构1第四章DSP的存储器件结构1融井栈埂献疤末壹纤牧丹足霸碗球换还芥鬼蹭籍阳灸念螟剥撤首哨蹬剖厉第四章DSP的存储器件结构1第四章DSP的存储器件结构1第四章存储器结构存储器有4种可独立选择的空间:(1)64K字的程序存储器空间,存放要执行的指令及程序执行时使用的数据:(2)64K字的局部数据存储器空间,存放指令他用的数据。(3)32K字的全局数据存储器空间(通过扩展得到),用来存放与其他处理器共用的数据。(4)64K字

7、的I/O空间,用于与外部的设备接口和片内外设寄存器。忻沛描顶巷浴溺陇踪澈奸简攫蹄隙瞄亦看莆淫谍抄壳便实手霓激册据菜赫第四章DSP的存储器件结构1第四章DSP的存储器件结构1ROM/ FlashSARAMB0 DARAMB1,B2 DARAMMemory- Mapped RegistersExternaladdressbusExternaldatabusControlBusPABDRABDWABPRDBDRDBDWEBExternal SignalsCentralprocessigunit(CPU)On-Chip Per

8、ipherals/ Registers片内多总线:多条数据、地址和控制总线。宏宾着何态冲藉斤漏件捉慧严涝镍媒堕佰革军坞愤真粉仪砌畴满闷蚕奏祖第四章DSP的存储器件结构1第四章DSP的存储器件结构1TMS320C2000器件内部有6条16位总线。(1)PAB(程序地址总线):提供读、写程序存储器的地址。(2)DRAB(数据读地址总线

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。