实验三cpld的rom、ram使用

实验三cpld的rom、ram使用

ID:8831278

大小:381.50 KB

页数:4页

时间:2018-04-08

实验三cpld的rom、ram使用_第1页
实验三cpld的rom、ram使用_第2页
实验三cpld的rom、ram使用_第3页
实验三cpld的rom、ram使用_第4页
资源描述:

《实验三cpld的rom、ram使用》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、实验三CPLD的ROM/RAM使用一、实验目的1、学会使用LPM参数化模块库进行CPLD的ROM设计。2、学会使用LPM参数化模块库进行CPLD的RAM设计。3、学会用QuartusII进行波形仿真,验证设计的ROM/RAM是不是正确。4、了解所选器件的逻辑单元结构二、实验原理以用LPM参数化模块库设计一个8k的rom为例,选择器件为EPF10K20TC144-3。1、打开QuartusII,新建一个工程rom8k。2、新建一个图形输入文件.bdf3、打开symboltool,选择megafunctions/storage下的lpm_rom,点击OK或者点击MegaWizard

2、Plug_inManager…或者4、该宏函数输出的形式及存放目录和名称5、选择器件及ROM的容量(输出数据宽度和地址宽度,MAX系列只有RAM),cyclone和stratix系列可以是单时钟6、选择输入输出端口(如果输出端口不选择,则只需要一个时钟信号,即输出是组合电路输出)。7、加载ROM中要存放的文件。8、创建ROM中要存放的文件,打开file/new/others下的memoryinitializationfile9、选择存放的内容容量10,填写存放内容后保存11、加到前面设计的ROM中去。12、完成设计,点击ok13、加入输入输出引脚14、保存.bdf文件(注意文件

3、名不能跟创建的rom文件名一致),建立波形文件,进行仿真。三、实验内容1、用LPM参数模块化设计方法设计一个容量为16K(数据位宽为8bit)RAM2、选择合适器件,并进行引脚分配3、查看器件内部资源使用情况,并对引脚重新进行合理分配4、建立波形文件,进行时序仿真,学会时序分析。四、实验报告对设计过程通过截图来进行说明,附上仿真结果。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。