半加器和全加器及其应用

半加器和全加器及其应用

ID:9318047

大小:561.50 KB

页数:7页

时间:2018-04-27

半加器和全加器及其应用_第1页
半加器和全加器及其应用_第2页
半加器和全加器及其应用_第3页
半加器和全加器及其应用_第4页
半加器和全加器及其应用_第5页
资源描述:

《半加器和全加器及其应用》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、实验二半加器和全加器及其应用实验二半加器和全加器及其应用一、实验目的1.掌握全加器和半加器的逻辑功能。2.熟悉集成加法器的使用。3.了解算数运算电路的结构。二、实验设备1.数字电路试验箱;2.74LS00,74SL86。三、实验原理半加器(m=0半加,m=1为半减)  能实现两个一位二进制数的算术加法及向高位进位,而不考虑低位进位的逻辑电路。  它有两个输入端,两个输出端。  半加器电路是指对两个输入数据位进行加法,输出一个结果位和高位的进位,不考虑输入数据的进位的加法器电路。  是实现两个一位二进制数的加法运算电路。数据输入A被加数、B加数,数据输出S和数(半加和)、进

2、位C0。同理,能对两个1位二进制数进行相减不考虑低位来的借位求得差及借位的逻辑电路称为半减器.设减数和被减数分别用A和B,表示差用S,表示向高位的借位用C0。全加器,全减器(m=0为全加,m=1为全减)7实验二半加器和全加器及其应用全加器是实现两个一位二进制数及低位来的进位数相加(即将三个一位二进制数相加),求得和数及向高位进位的逻辑电路。根据全加器功能,其真值表如下表所示。表中A及B分别代表被加数及加数,C1是低位来的进位,S代表相加后得到的和位,C0代表向高位的进位。图中C1是进位输入端,C0是进位输出端。同理,能对两个1位二进制数进行相减并考虑低位来的借位求得差及借

3、位的逻辑电路称为全减器.设减数和被减数分别用A和B表示低位来的借位用C1,表示差用S,表示向高位的借位用C0。一、实验内容实验一、实现半加器,半减器,当M为0时实现逻辑变量A、B的半加功能,当M为1时实现逻辑变量A、B的半减功能。实验二、实现全加器,全减器,当M为0时实现逻辑变量A、B的全加功能,Ci为进位值。当M为1时实现逻辑变量A、B的全减功能,Ci为借位值。二、实验数据1实现半加、半减器(1)真值表MABSC00000001107实验二半加器和全加器及其应用010100110110000101111101011100(1)卡诺图S的卡诺图:BMA000111100

4、011011001S=A⊕B(2)C0的卡诺图BMA000111100000010101S=B(M⊕A)2实现全加器(1)真值表MABC1SC00000000001100010100011010100100101010110010111111000001001111010111011011100101101001110001111117实验二半加器和全加器及其应用S的卡诺图:BC1AM00101110000101011010110101101010S=A⊕(B⊕C)C0的卡诺图:BC1AM00101110000000010101111111100101C0=BCi+

5、(B⊕C)(M⊕A)六.实验电路图及仿真半加半减的实现7实验二半加器和全加器及其应用7实验二半加器和全加器及其应用全加全减的实现7实验二半加器和全加器及其应用七.实验心得通过本次实验,我将理论知识以及实践知识相结合,进一步了解到74LS00,74SL86芯片的原理,并提升了自己的实际动手能力。7

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。