计算机系 数字逻辑实验 - homeustceducn.ppt

计算机系 数字逻辑实验 - homeustceducn.ppt

ID:57051883

大小:5.20 MB

页数:59页

时间:2020-07-28

计算机系 数字逻辑实验 - homeustceducn.ppt_第1页
计算机系 数字逻辑实验 - homeustceducn.ppt_第2页
计算机系 数字逻辑实验 - homeustceducn.ppt_第3页
计算机系 数字逻辑实验 - homeustceducn.ppt_第4页
计算机系 数字逻辑实验 - homeustceducn.ppt_第5页
资源描述:

《计算机系 数字逻辑实验 - homeustceducn.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、计算机学院 数字逻辑实验的要求计算机学院数字逻辑实验实验要求:一.所有实验都是设计型的实验:所有实验都不会提供设计好的原理图.计算机系基本不做验证型的实验.是由提出需要解决的问题,由同学根据自己所掌握的知识,针对解决问题目的进行设计;调试并完成实验论证.(进行方案设计时,同学之间可以相互讨论,可以比较设计方案,以求达到最简化的设计)二.每个实验内容要求用多种方法设计:即①TTL电路原理图的设计形式.*1②用GAL芯片,编写GAL方程的设计方式.*2③用FPGA可编程芯片,编写VerilogHDL描述语言的设计方式.*3以上三种都是当前硬件设计常用的方式,尤

2、其是混合设计方式,因此我们必须加以掌握.*4(做实验的时候可选用其中一种方式,但实验报告需要三种设计方法)三。每个实验都是涵盖多个内容概念综合型的实验 所有实验都会密切结合计算机基础方面内容进行安排,实验的内容将覆盖数字逻辑全书的主要的章节典型电路2011年计算机学院 数字逻辑实验内容的安排实验内容的安排:1。预习实验:代码转换(10进制—8421码)这个实验不记成绩,不写实验报告。作为第一次熟悉和了解实验的环境和三种方法设计而安排的正式的实验内容安排:2.四位海明校验码的逻辑设计实验(本实验是一种综合性实验,这个实验内含译码器的内容;奇偶电路;总线的概念

3、;寄存器容)3十六进制译码计数器的设计(GAL型实验)4.脉冲分频,分配组合逻辑电路的设计(这个实验应含触发器的应用,计数器的设计;移位寄存器的的设计及多种脉冲产生的方式)5.八位数据串入—并出逻辑设计实验(本实验要求掌握和了解移位寄存器;并行寄存器和计数器的灵活应用,分析典型逻辑电74164功能和使用方法,了解收发之间的通信约定应用,为开拓自己的设计思路和能力提供参考。)6.十六位运算器的设计(初步了解全加器;运算器的基本构成原理,了解74181典型逻辑的原理,了解芯片与芯片之间的串行进位问题,为提高运算器的速度还需分析74182的并行进位功能。在实验中

4、注意观察串/并进位的时间差。为后续实验奠定基础)7.2KX8存贮器的设计了解存贮器的基本构成,掌握扩大存贮器容量和存贮器字长的设计方法,了解2114芯片基本功能。)三种设计方法的射击举例举例一,用TTL电路的设计方法:熟悉TTL电路的特点,了解典型电路的性能掌握TTL电路的应用TTL电路双列直插TTL电路贴片形状74系列芯片功能大全7400TTL2输入端四与非门7401TTL集电极开路2输入端四与非门7402TTL2输入端四或非门7403TTL集电极开路2输入端四与非门7404TTL六反相器7405TTL集电极开路六反相器7406TTL集电极开路六反相高压

5、驱动器7407TTL集电极开路六正相高压驱动器7408TTL2输入端四与门7409TTL集电极开路2输入端四与门7410TTL3输入端3与非门74160TTL可预置BCD异步清除计数器74161TTL可予制四位二进制异步清除计数器74162TTL可预置BCD同步清除计数器74163TTL可予制四位二进制同步清除计数器74164TTL八位串行入/并行输出移位寄存器74165TTL八位并行入/串行输出移位寄存器74166TTL八位并入/串出移位寄存器74169TTL二进制四位加/减同步计数器74180TTL9位奇数/偶数发生器/校验器74181TTL算术逻辑单

6、元/函数发生器74185TTL二进制—BCD代码转换器7400TTL2输入端四与非门74LS02芯片以半加器电路为例:S=A⊕B C=A·B*1注释举例:TTL电路原理图?就是用TTL芯片设计构成的逻辑电路如TTL电路ttl介绍到这里,我们的第一个实验有了.用TTL芯片设计第一个实验电路:实验一.10进制---8421码的转换电路考虑到第一个实验,要熟悉实验的很多情况,熟悉了解TTL电路的的特点.还要尽量减少手插线的数量.因此这是一个非常简单的实验,算是预习实验,不需要写实验报告.大规模可编程逻辑器件(P简称PLD),实际上可编程逻辑器件可分为低密度和高密

7、度或称简单和复杂的两种。EPLD(ErasableProgrammableLogicDevice)可擦除的可编程逻辑器件CPLD(Com-plexprogrammablegatearray)复杂可编程逻辑阵列,FPGA(FieldprogrammableGateArray)在线可编程逻辑阵列,举例二:GAL芯片的设计法了解可编程芯片的特点掌握GAL芯片应用方法掌握GAL方程的设计方式GAL芯片*2注释举例:第二种设计方法GAL设计法:GAL16V8DGal管脚输入输出的规定PLD16V8书写器件名称BASICGATES文件名或逻辑功能XDP2000.6.1

8、8编者姓名,时间SHIYANLATTICEV4.6用途公司版本等四

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。