电子技术应用实验 课件

电子技术应用实验 课件

ID:46130071

大小:2.51 MB

页数:17页

时间:2019-11-21

电子技术应用实验 课件_第1页
电子技术应用实验 课件_第2页
电子技术应用实验 课件_第3页
电子技术应用实验 课件_第4页
电子技术应用实验 课件_第5页
资源描述:

《电子技术应用实验 课件》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、常用数字逻辑门电路的研究实验目的实验原理注意事项实验内容一、实验目的1.熟悉数字电路实验系统的正确使用方法;2.熟悉CMOS各种常用门电路的逻辑符号及逻辑功能;3.测量逻辑门电路的时延参数;二、实验原理1.CMOS常用门电路CD4001(四2输入或非门)引脚图≥1≥1≥1≥1CD4011(四2输入与非门)引脚图&&&&CD4069(六反相器)引脚图111111CD4070(四异或门)引脚图=1=11=1=74LS125(三态门)引脚图1▽ENENENEN▽▽▽11174LS03(集电极开路门)引脚图&&&&数字逻辑箱三、

2、实验内容1、对CD4070的逻辑功能的测试(1)用逻辑箱观测4070的逻辑功能并完成下表逻辑开关指示灯输入输出引脚()引脚()引脚()00011011(2)CD4070处于工作状态,并且使4070的1脚接高电平,2脚接频率为2KHZ的TTL信号。请用双踪示波器观察4070的2脚和3脚信号。画出这两个波形,标出信号周期,幅度和两信号相位关系。CD4069引脚图2、利用六反相器CD4069测量逻辑门电路的时延参数。将CD4069中的六个非门依次串联连接,在输入端输入250KHz的TTL信号,用双踪示波器测总的延时,计算每个门

3、的平均传输延迟时间的tpd的值。HEF4069UBP器件资料中的时延参数输入输出测量逻辑门电路的时延参数若出现故障,检测时因遵循以下步骤:1、检查电源及各使能端。2、检查各集成块输入输出是否正常。(一级一级检查到集成块引脚,注意不要造成引脚短路。)四、注意事项五、思考题1、为什么异或门可用作非门,如何使用?为什么异或门是可控反相器?2、为什么CMOS集成门电路多余输入端不能悬空?下次实验预习题目实验三常用数字逻辑门输入输出特性测试1)空载时,CMOS器件的ViLmax,,ViHmin,,VoLmax,,VoHmin,各是

4、多少?2)CMOS反相器输出为低电平时,其等效结构中是NMOS导通?还是PMOS导通?

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。