数字电路期末试卷.doc

数字电路期末试卷.doc

ID:51359765

大小:2.53 MB

页数:7页

时间:2020-03-22

数字电路期末试卷.doc_第1页
数字电路期末试卷.doc_第2页
数字电路期末试卷.doc_第3页
数字电路期末试卷.doc_第4页
数字电路期末试卷.doc_第5页
资源描述:

《数字电路期末试卷.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、班级学号姓名密封装订线密封装订线密封装订线数字电子技术考试试卷一、选择题(每题2分,共24分)1.下列关于异或运算的式子中,不正确的是()。A.AA=0....B.C.A0=AD.A1=2.如图所示的电路,输出F的状态是()。A.AB.C.1D.0=1³1=1=1=1=1³1A23.设两个四位二进制数A3A2A1A0和B3B2B1B0,问图示电路完成的功能是()。A.两个四位二制数相加.B.两个四位二制数相减C.两个四位二制数大小比较D.两个四位二制数相同比较4.下列器件中,属于时序电路的是()。A.译码

2、器B.数据选择器C.ROMD.移位寄存器5.单稳态触发器的外接电阻R、电容C增大,则()。A.输出脉冲宽度减小B.输出脉冲宽度增大C.输出脉冲幅度减小D.输出脉冲幅度增大6.逻辑表达式可用来表示()。A.ABC.A³BD.A£B7.图示卡诺图的标准或与式是()。(A为权值高位)。7ABCD00011110000111010010111111100011A.B.C.D.8.逻辑函数的最小项标准式为()。A.B.C.D.9.设某函数的表达式,若用4选1的数据选择器来设计,则数据端的值为()。(A为

3、权值高位)A.0001B.1110C.0101D.101010.用容量为16K´8位存储器芯片构成1个64K´8位的存储系统,需要地址线()根,数据线()根,16K´8位存储器芯片()个.A.4.B.8...C.16D.64二.(10分)试画出101序列检测器的最简状态转换图,已知此检测器的输入输出序列如下:输入X:010101101输出Z:000101001三.设计一个1位二进制全减器.71.试列出其真值表;(5分)2.写出其输出函数逻辑表达式并化为最简与或式;(5分)74LS138逻辑图74LS138

4、3.用1片74138实现该电路,画出电路图。(5分)四.分析下图所示时序电路.1.写出各触发器CP信号的方程和驱动方程;(6分)71.写出电路的状态方程和输出方程;.(4分)3.画出状态图及时序图。(6分)五.74LS561是一种功能较为齐全的同步计数器。其核心部分是4位二进制计数器,功能表和符号如下图(QD为高位),其中,OC是输出三态控制端,OOC是与时钟同步的进位输出信号,当QDQCQBQA7=1111时,输出一个时钟周期的低电平。1.说明这个计数器清零和置数方式各有几种;(5分)2.用该计数器以两

5、种不同的方法构成8421BCD十进制计数器,画出连线图。(10分)OCSLDALDSRdARdCPDCBAQDQCQBQA1XXXXXXXXX高阻0001X01111↑XDCBADCBADCBADCBA00XXXX01X0↑XXXXXXXXX0000000001111↑XXXX加1计数CPOCSLDALDSRdARdABCDQAQBQCQDOOC74LS561功能表六.用集成电路定时器555所构成的定时电路和输入波形VI如下图(a)、(b)所示,试对应画出电容电压VC和输出电压VO的工作波形,并求出暂态宽

6、度tW。(10分)7EPETRDLDF七.下图是由8选1数据选择器和同步4位二进制计数器74161(QD为高位)构成的循环序列为1101001(左位在前)7的序列信号发生器的部分连线图。(10分)1.完成该电路的连线;2.画出计数器的状态转换图。7

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。