第四章 硅和硅片制备ppt课件.ppt

第四章 硅和硅片制备ppt课件.ppt

ID:59010103

大小:1.09 MB

页数:36页

时间:2020-09-26

第四章 硅和硅片制备ppt课件.ppt_第1页
第四章 硅和硅片制备ppt课件.ppt_第2页
第四章 硅和硅片制备ppt课件.ppt_第3页
第四章 硅和硅片制备ppt课件.ppt_第4页
第四章 硅和硅片制备ppt课件.ppt_第5页
资源描述:

《第四章 硅和硅片制备ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、集成电路工艺第四章硅和硅片制备7/30/20211集成电路工艺内容提要4.1晶体结构4.2半导体级硅4.3单晶硅生长4.4硅中的晶体缺陷4.5硅片制备4.6质量测量4.7外延7/30/20212集成电路工艺4.1晶体结构物质的形态:无定型(非晶)Amorphous——没有重复结构多晶Polycrystalline——晶胞不是有规律地排列单晶Singlecrystal(monocrystal)——在长程范围内原子都在三维空间中保持有序且重复的结构;晶胞在三维方向上整齐地重复排列7/30/20213集成电路工艺Amo

2、rphousStructure7/30/20214集成电路工艺PolycrystallineStructure7/30/20215集成电路工艺SingleCrystalStructure7/30/20216集成电路工艺硅晶格的元胞7/30/20217集成电路工艺晶面的密勒指数7/30/20218集成电路工艺4.2半导体级硅7/30/20219集成电路工艺西门子工艺用来做芯片的高纯硅称为半导体级硅(semiconductor-gradesilicon,SGS)或电子级硅。西门子工艺:1.用碳加热硅石来制备冶金级硅S

3、iC(s)+SiO2(s)Si(l)+SIO(g)+CO(g)2.将冶金级硅提纯以生成三氯硅烷Si(s)+3HCl(g)SiHCl3(g)+H2(g)+加热3.通过三氯硅烷和氢气反应来生成SGSSiHCl3(g)+H2(g)Si(s)+3HCl(g)7/30/202110集成电路工艺4.3单晶硅生长把多晶块转变成一个大单晶,并给予正确的定向和适量的N型或P型掺杂,叫做晶体生长。直拉法(Czochralski)区熔法液体掩盖直拉法7/30/202111集成电路工艺直拉法(CZ法)特点:工艺成熟,能较好地拉制低位错、

4、大直径的硅单晶。缺点:难以避免来自石英坩埚和加热装置的杂质污染。7/30/202112集成电路工艺7/30/202113集成电路工艺7/30/202114集成电路工艺区熔法主要用来生长低氧含量的晶体,但不能生长大直径的单晶,并且晶体有较高的位错密度。这种工艺生长的单晶主要使用在高功率的晶闸管和整流器上7/30/202115集成电路工艺两种方法的比较直拉法更普遍,更便宜,可加工大晶圆尺寸(如300mm),材料可重复使用区熔法可制备更纯的单晶硅(因为没坩锅),但成本高,可制备的晶圆尺寸小(约150mm)。主要用于功率

5、器件。7/30/202116集成电路工艺液体掩盖直拉法此方法主要用来生长砷化镓晶体,和标准的直拉法一样,只是做了一些改进。由于熔融物里砷的挥发性通常采用一层氧化硼漂浮在熔融物上来抑制砷的挥发。7/30/202117集成电路工艺4.4硅中的晶体缺陷晶体缺陷-crystaldefect缺陷密度-在每平方厘米硅片上产生的缺陷数目点缺陷:原子层面的局部缺陷位错:错位的晶胞层错:晶体结构的缺陷7/30/202118集成电路工艺点缺陷7/30/202119集成电路工艺位错(DislocationDefects)在单晶中,晶胞

6、形成重复性结构。如果晶胞错位,称为位错。7/30/202120集成电路工艺层错层错与晶体结构有关,经常发生在晶体生长过程中。滑移:沿着一个或更多的平面发生滑移孪生平面:在一个平面上,晶体沿着两个不同的方向生长7/30/202121集成电路工艺4.5硅片制备整型处理切片磨片和倒角刻蚀抛光清洗硅片评估包装7/30/202122集成电路工艺整型处理去掉两端径向研磨硅片定位或定位槽7/30/202123集成电路工艺切片切片是用带有金刚石切割边缘的内圆切割机来完成的对300mm的硅片,目前都采用线锯来切片的。7/30/20

7、2124集成电路工艺磨片和倒角双面的机械磨片以去除切片时留下的损伤,达到硅片两面高度的平行及平坦。硅片边缘抛光修正——倒角。7/30/202125集成电路工艺刻蚀为了消除硅片表面的损伤,进行硅片刻蚀。硅片刻蚀是利用化学刻蚀选择性去除表面物质的过程。腐蚀掉硅片表面约20微米的硅。7/30/202126集成电路工艺化学机械抛光(ChemicalMechanicalPolishing)7/30/202127集成电路工艺后续步骤清洗硅片评估包装7/30/202128集成电路工艺4.6质量测量物理尺寸平整度微粗糙度氧含量晶

8、体缺陷颗粒体电阻率7/30/202129集成电路工艺4.7外延外延(epitaxial):与衬底有相同的晶体结构用作双级晶体管中阻挡层,可减少集电极电阻同时保持高的击穿电压;用在CMOS和DRAM中可改进器件性能,因为外延层具有低的氧、碳含量。7/30/202130集成电路工艺双级晶体管中外延层7/30/202131集成电路工艺CMOS中外延层7/30/202132集成电

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。