数字逻辑实验报告2

数字逻辑实验报告2

ID:11769647

大小:63.72 KB

页数:4页

时间:2018-07-13

数字逻辑实验报告2_第1页
数字逻辑实验报告2_第2页
数字逻辑实验报告2_第3页
数字逻辑实验报告2_第4页
资源描述:

《数字逻辑实验报告2》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、评分《数字逻辑实验》报告2姓名学号教师时间地点机位一.分立元件构成半加器全加器实验1.实验目的1)掌握组合逻辑电路的功能测试2)学会二进制数的运算规律3)掌握构造半加器和全加器的逻辑功能2.原理半加器原理:半加器是对两个一位二进制数进行相加,产生"和"与"进位"。根据半加器的逻辑表达式可知,半加器的“和”Y是A、B的异或,而“进位”Z是A、B相与。所以半加器可以用两个与非门和一个异或门组成。全加器原理:两个多位二进制数相加时.除了最低位以外,每一位都应该考虑来自低位的进位。将两个对应位的加数和来自低位的进位3个数相加,这种运算称为全加,所用的电路称为全加器。即每一位全加器有3个输

2、入端:Ai(被加数)、Bi(加数)、Ci-1(低位向本位的进位),2个输出端:Si(和)和Ci+1(向高位的进位)。可用异或门和与或门等门电路组成。3.实验步骤1)、先用74LS00和74LS86芯片搭建成半加器,并测试其功能,记录结果。2)、如上构建两个半加器然后配合其他门电路构成全加器,并测试其功能,记录结果。4.实验数据半加器真值表:输入输出ABYZ0000011010101101全加器真值表:输入输出AiBiCi-1SiCi00000010101001011001001100110110101111111.实验现象如上表所示,如:全加器输入端均为0时,输出端也均为0即2栈

3、灯均不亮。,2.体会通过学习、操作基本电路半加器、全加器实验,我对全加器的功能、构成有了更深一步的了解。在连接半加器的时候,非常顺利,但是连接全加器的时候,有点混乱,导线至多,用到的门电路也很多,需要有清晰地头脑才能顺利完成。二.FPGA的下载和测试实验1.实验目的用MAXPLUS分别设计二位全加器和4位奇偶发生器,并下载到FPGA中测试。2.原理二位全加器:在一位的基础上,复制并将Ci端与Ci-1相连4位奇偶发生器:利用异或门电路:(A⊕B)⊕(C⊕D)3.实验步骤1)、在MAXPLUS中选用基本门电路器件,构成一个两位全加器逻辑图。2)、使用模拟工具进行模拟验证,并通过验证。

4、3)、定义FPGA的IO引脚功能。4)、下载设计的电路到FPGA。5)、用开关和发光二极管测试FPGA的功能。6)、在MAXPLUS中构成一个4位奇偶发生器逻辑图。7)、对步骤6的结果顺序重复步骤2到步骤5。4.实验数据4位二进制码偶校验奇偶发生器真值表:输入输出B1B2B4B8P000000001100101001100100101010011000111110001100101010010111110001101111101111101.实验现象当输入1个数为奇数时,输出为1,即下面的灯亮;当输入1个数为偶数时,输出为0,即上面的灯亮。2.体会通过学习、操作FPGA的下载和测

5、试实验,我对MAXPLUS软件的操作过程更为熟悉,同时我掌握了如何利用一位全加器构造二位全加器、4位奇偶发生器的原理和功能。我在绘制电路图、编译等过程都很顺利,但是下载的时候出现了无法下载的问题,后来在老师的帮助下,检查电路图、重新设置Device等,终于可以下载成功。所以,在MAXPLUS软件的操作时,刚开始的电路图绘制正确与否尤为重要。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。