基于fpga的数字钟设计(vhdl语言实现)

基于fpga的数字钟设计(vhdl语言实现)

ID:12346818

大小:331.88 KB

页数:46页

时间:2018-07-16

基于fpga的数字钟设计(vhdl语言实现)_第1页
基于fpga的数字钟设计(vhdl语言实现)_第2页
基于fpga的数字钟设计(vhdl语言实现)_第3页
基于fpga的数字钟设计(vhdl语言实现)_第4页
基于fpga的数字钟设计(vhdl语言实现)_第5页
资源描述:

《基于fpga的数字钟设计(vhdl语言实现)》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、大学毕业论文基于FPGA的数字钟设计(VHDL语言实现)40摘要本设计为一个多功能的数字钟,具有年、月、日、时、分、秒计数显示功能,以24小时循环计数;具有校对功能以及整点报时功能。本设计采用EDA技术,以硬件描述语言VHDL为系统逻辑描述手段设计文件,在MaxplusII工具软件环境下,采用自顶向下的设计方法,由各个基本模块共同构建了一个基于FPGA的数字钟。系统主芯片采用EP1K100QC208-3,由时钟模块、控制模块、计时模块、数据译码模块、显示以及报时模块组成。经编译和仿真所设计的程序,在可编程

2、逻辑器件上下载验证,本系统能够完成年、月、日和时、分、秒的分别显示,由按键输入进行数字钟的校时、清零、启停功能。关键词数字钟;硬件描述语言;VHDL;FPGA;键盘接口40AbstractThedesignforamulti-functionaldigitalclock,withayear,month,day,hours,minutesandsecondscountdisplaytoa24-hourcyclecount;haveprooffunctionsandthewholepointtimekeepi

3、ngfunction.TheuseofEDAdesigntechnology,hardware-descriptionlanguageVHDLdescriptionlogicmeansforthesystemdesigndocuments,inMaxplusIItoolsenvironment,atop-downdesign,bythevariousmodulestogetherbuildaFPGA-baseddigitalclock.ThemainsystemchipsusedEP1K100QC208-

4、3,makeupoftheclockmodule,controlmodule,timemodule,datadecodingmodule,displayandbroadcastmodule.Aftercompilingthedesignandsimulationprocedures,theprogrammablelogicdevicetodownloadverification,thesystemcancompletetheyear,month,dayandthehours,minutesandsecon

5、dsrespectively,usingkeystomodify,cleared,startandstopthedigitalclock.Keywordsdigitalclock;hardwaredescriptionlanguage;VHDL;FPGA;keyboardinterface4040目录1绪论11.1选题背景11.1.1课题相关技术的发展21.1.2课题研究的必要性21.2课题研究的内容32FPGA简介42.1FPGA概述42.2FPGA基本结构42.3FPGA系统设计流程72.4FPGA开

6、发编程原理83数字钟总体设计方案103.1数字钟的构成103.2数字钟的工作原理114单元电路设计134.1分频模块电路设计与实现134.2校时控制模块电路设计与实现144.2.1键盘接口电路原理144.2.2键盘接口的VHDL描述154.3计数模块设计与实现234.3.1秒计数模块234.3.2日计数模块254.3.3月计数和年计数模块284.4动态扫描及显示电路设计与实现304.4.1动态扫描模块304.4.2显示模块315实验结论与研究展望325.1实验结论325.2研究展望3340致谢34附录35

7、参考文献414040基于FPGA的数字钟设计401绪论现代社会的标志之一就是信息产品的广泛使用,而且是产品的性能越来越强,复杂程度越来越高,更新步伐越来越快。支撑信息电子产品高速发展的基础就是微电子制造工艺水平的提高和电子产品设计开发技术的发展。前者以微细加工技术为代表,而后者的代表就是电子设计自动化(electronicdesignautomatic,EDA)技术。本设计采用的VHDL是一种全方位的硬件描述语言,具有极强的描述能力,能支持系统行为级、寄存器传输级和逻辑门级三个不同层次的设计;支持结构、数

8、据流、行为三种描述形式的混合描述、覆盖面广、抽象能力强,因此在实际应用中越来越广泛。ASIC是专用的系统集成电路,是一种带有逻辑处理的加速处理器。而FPGA是特殊的ASIC芯片,与其他的ASIC芯片相比,它具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检测等优点。在控制系统中,键盘是常用的人机交换接口,当所设置的功能键或数字键按下的时候,系统应该完成该键所设置的功能。因此,键信息输入

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。