verilog八位十进制计数器实验报告(附源代码)

verilog八位十进制计数器实验报告(附源代码)

ID:3140750

大小:172.48 KB

页数:18页

时间:2017-11-19

verilog八位十进制计数器实验报告(附源代码)_第1页
verilog八位十进制计数器实验报告(附源代码)_第2页
verilog八位十进制计数器实验报告(附源代码)_第3页
verilog八位十进制计数器实验报告(附源代码)_第4页
verilog八位十进制计数器实验报告(附源代码)_第5页
资源描述:

《verilog八位十进制计数器实验报告(附源代码)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、8位10进制计数器实验报告一、实验目的l学习时序逻辑电路l学会用verilog语言设计时序逻辑电路l掌握计数器的电路结构l掌握数码管动态扫描显示原理二、实验内容实现一个8bit十进制(BCD码)计数器端口设置:用拨动开关实现复位和使能LED灯来表示8位数据用数码管显示16进制的八位数据1.复位时计数值为8‘h02.复位后,计数器实现累加操作,步长为1,逢9进1,,计数值达到8‘h99后,从0开始继续计数3.使能信号为1时正常计数,为0时暂停计数,为1时可继续计数。4.每0.5s计数值加15.8位的结果显示在LED

2、灯上,其中LED灯亮表示对应的位为1,LED灯灭表示对应的灯为01.用isim进行仿真,用forever语句模拟时钟信号输入,并给变量赋值仿真initial语句。2.用7段数码管的后两位显示16进制下8位结果。一、实验结果烧写结果:拨动reset开关到1时,LED灯显示10010000,7段数码管显示“90”。之后拨动WE开关呢,开始计数,LED开始变化并且7段数码管开始计数。从99后到达00,LED重新开始从00000000开始亮,且数码管重新从00开始计数。之后拨动WE开关,暂停计数,LED暂停亮灭,七段数码

3、管暂停变化,WE拨回1,继续计数。拨动复位信号时,无视WE信号,直接复位。仿真结果:当输入reset信号时波形变化如下当达到一个扫描信号的周期时的波形如下当达到一个以上计数信号的周期时的波形实验分析:实验总体结构和模块间关系如图所示:(其中还需要补上使能信号)实验原理:由于要求实现数码管和LED灯的显示,先考虑LED灯,可以直接由8位输出信号控制,而数码管需要同时显示两个不同的数字,需要时分复用,即快速的交替显示十位和个位,利用人眼的视觉暂留来达到同时显示。这样就需要两种不同的频率信号。一种是每0.5s一次,作为

4、计数信号,用脉冲生成器生成,另一种是1ms一次的扫描信号,用降频器生成,将计数信号输入计数器来计数,并将计数的值和扫描信号同时输入扫描显示模块。在扫描显示模块里用一个变量值在0和1间交替来指导选择信号选择数码管的不位数。交替的条件是收到扫描信号。7段数码管和LED灯都与计数值的变量相连即可实现。实现细节1.首先写一个脉冲生成器(div.v),每0.5s输出一次计数脉冲cnt2.写一个计数器(cnt.v)设置一个8位计数变量,分成两个4位变量dnum(十位)和num(个位)。如果接受到rst信号,则将计数变量置成x

5、90.否则每次接受到计数信号,将计数变量的值增1,(同时考虑进位和回到x00的情况)3.写一个扫描信号生成器(scan.v),每1ms生成一次扫描信号1.写一个显示器(display.v),设置对数码管位数的4位选择信号sel和led灯的控制变量dnum(高4位)和num(低四位)。设置seg作为7段数码管的控制变量。设置一个中间变量a(初值0),如果接受到scan信号,将a0变1或1变0.如果a为0,sel为x1101,显示数码管十位,如果a为1,sel为x1110,显示数码管个位。2.以上各个模块均由时钟信号

6、控制。3.写一个top模块综合以上模块。附录(源代码):Div.v模块:modulediv(inputclk,inputrst,outputregcnt);reg[25:0]cnt_div;always@(posedgeclkorposedgerst)beginif(rst)cnt_div<=26'b0;elseif(cnt_div==26'd49_999_999)cnt_div<=26'b0;elsecnt_div<=cnt_div+26'b1;endalways@(posedgeclkorposedgerst

7、)beginif(rst)cnt<=1'b0;elseif(cnt_div==26'd49_999_999)cnt<=1'b1;elsecnt<=1'b0;endendmodulecnt.v模块:modulecnt(inputclk,inputWE,inputrst,inputcnt,outputreg[3:0]dnum,outputreg[3:0]num);always@(posedgeclk)beginif(rst)begindnum<=4'h9;num<=4'h0;endelseif(WE&&cnt)beg

8、inif(num==4'h9)beginnum<=4'h0;if(dnum==4'h9)dnum<=4'h0;elsednum<=dnum+4'h1;endelsenum<=num+4'h1;endendendmodulescan.v模块:modulescan(inputclk,outputregscan_sgn);reg[16:0]scan_cnt;initialsca

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。