DDS系统的杂散分析及对策研究

DDS系统的杂散分析及对策研究

ID:37030901

大小:3.38 MB

页数:61页

时间:2019-05-20

DDS系统的杂散分析及对策研究_第1页
DDS系统的杂散分析及对策研究_第2页
DDS系统的杂散分析及对策研究_第3页
DDS系统的杂散分析及对策研究_第4页
DDS系统的杂散分析及对策研究_第5页
资源描述:

《DDS系统的杂散分析及对策研究》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、论文题目:DDS系统的杂散分析及对策研究专业:微电子学与固体电子学硕士生:牛春全(签名)指导教师:刘联会(签名)摘要频率合成器是电子系统的重要组成部分,是决定电子系统性能的关键设备。常用的频率合成技术有直接式频率合成、间接式频率合成和直接数字式频率合成。直接数字式频率合成是采用全数字的合成方法,来产生所需不同频率的信号的。它具有输出相位噪声低、频率切换速度快、频率分辨率高和可以产生任意可编程波形等优点。但是,受自身结构缺陷的影响,直接数字频率合成的输出频率较低、杂散性能不够理想。本文针对直接数字式频率合成的不足

2、,作了以下几方面的工作:系统采用外置PLL改变了系统参考时钟,达到了提高输出频率、增加带宽的目的。系统相位累加器的加法器采用了选择进位加法器和8级流水线的方案,达到了提高系统工作速度的目的;同时在相位累加器中采用了D触发器结构,改变了频率控制字,达到了降低杂散的目的。系统波形存储表中的数据采用存储对称波形数据的方案,间接地降低了相位累加器的截取位数,达到了降低杂散的目的。在实现过程中,选用了Altera公司的EP2C5Q208C8芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。利用设计工具Q

3、uartusⅡ并结合VerilogHDL语言,采用硬件编程的方法很好的解决了问题。仿真和实验结果证明了此种方法的可行性。关键词:直接数字频率合成器;PLL;杂散分析;相位累加器;波形存储表研究类型:应用基础Subject:AnalysisandSolutiontoSpuriousSuppressionofDirectDigitalFrequencySynthesisSpecialty:MicroandSolidElectronicsName:NiuChunquan(Signature)Instructor:Li

4、uLianhui(Signature)ABSTRACTFrequencysynthesizeristhekeycharactersandequipmentusedinelectronicsystems.Thegeneralfrequencysynthesistechnologiesaredirectfrequencysynthesis,indirectfrequencysynthesisanddirectdigitalfrequencysynthesis.Directdigitalsynthesisisamet

5、hodofall-digitalsynthesisforgeneratingsignalsofdifferentfrequencies.Ithasadvantagesoflowoutputphasenoise,highfrequencyswitchingspeed,highfrequencyresolutionandcanproducearbitraryprogrammablewaveforms.However,theoutputfrequencyandspuriousperformanceofDDSsyste

6、msisnotsomuchsatisfactorybytheinfluenceofthedeficienciesofthestructural.Themainworkofthispaperincludesomeaspectsasfollows:AnexternalPLLisadoptedtochangethereferenceclock,thentheoutputfrequencyisraisedandthebandwidthisexpanded;Selectcarryaddersandeightpipelin

7、esareusedinthephaseaccumulator,thenthesystemoperatingspeedisimproved;Dflip-flopstructureisusedinthephaseaccumulator,thenthespuriousisreducedbychangingthefrequencycontrolword;WaveformdataisstoredintheROMtablewithsymmetricaldatastoringmethod,theinterceptionoft

8、hephaseaccumulatorbitsareindirectlyreducedtoachievethepurposeofreducingdeviation.Duringtheexperiment,takingconsideringitslargechipintegrationandfastspeed,AlteraFPGAchipEP2C5Q208C8isselectedtogen

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。