cadence软件介绍

cadence软件介绍

ID:40531888

大小:5.12 MB

页数:33页

时间:2019-08-04

cadence软件介绍_第1页
cadence软件介绍_第2页
cadence软件介绍_第3页
cadence软件介绍_第4页
cadence软件介绍_第5页
资源描述:

《cadence软件介绍》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、1.AllegroPCBDesignCISAllegroPCBDesignCIS       AllegroDesignerEntryCIS集成强大的原理图设计功能,其特点主要是具有快捷的元件信息管理系统(CIS),并具有通用PCB设计入口。扩展的CIS功能可以方便地访问本地元件优选数据库和元件信息。通过减少重新搜索元件信息或重复建库,手动输入元件信息,维护元件数据的时间,从而可以提高生产率。无论是设计全新的模拟,数字,或混合信号电路,还是修改现有电路板的电路原理图,或进行层次结构电路图设计,AllegroDesignerEntryCIS提供电路设计从构思到生产所需的一切。    Allegr

2、oDesignerEntryCIS是全球应用最多且经过生产验证的原理图输入工具和强大的元件信息管理系统。优点1、提供快捷,直观的,具备完备功能的原理图编辑工具2、通过层次式和变体(基于同一原理图,不同机型导出)设计提高复杂原理图的设计效率3、具备强大功能的CIS,帮助加速设计进程,降低项目成本4、原理图提供的自动缩放/搜索/导航功能,结合AllegroPCBEditor之间的交互探测和交互摆放,和集成的AMS-Simulatuor帮助提供设计的可生产性5、减少重复搜寻元件信息的时间,接收来自MRP,ERP和PLM的数据和支持关系型数据库使智能选择元件成为可能6、通过直接访问ActivePart

3、s和ActiveParts门户网站,提供给选择原理图设计所需要的元件和直接获取器件供应商元件数据更大的便利,ActiveParts提供了超过200万份的元器件数据7、通过FPGA输出/输入双向数据流程自动整合可编程门阵列(FPGA)和可编程逻辑器件(PLD),从而缩短设计时间 功能特色全功能原理图编辑器   AllegroDesignerEntryCIS,带有拼接式和层次式的原理图页面编辑器,它具有快捷、直观的原理图编辑的特点。原理图页面编辑器整合了标准的Windows用户界面,这些功能和特性是为工程师完成设计任务和发布设计设计数据而特别定制的。1、在一个会话窗中可以查看和编辑多个项目2、通过

4、互联网访问最新元器件3、对“What-if”场景使用状态标签33/334、在设计中引入了高效率的电子表格式的属性编辑或者是在原理图编辑器中编辑属性和打印定义好的属性5、通过电路图内部或电路图之间的复制、粘贴,可以再利用原有的原理图设计数据6、从一整套功能元器件库中选择元器件7、用内嵌的元件编辑器更改或移动元件引脚名称和引脚编号8、支持设计文件被其他用户打开时,该设计文件将自动锁定9、放置,移动,拖动,旋转或镜像被选中的单个元件或组合元件时,电气连接是可视的10、通过检查设计和电气规则,确保设计的完整性及正确性11、可以自定义标题栏和图纸边框以满足您公司的规格要求12、可以直接嵌入图形对象,书签

5、,标识,以及位图图片等13、通过选择公制或英制单位来确定网格间距以满足所有绘图标准14、支持VHDL或Verilog®文本编辑器设计数字电路15、支持非线性自动缩放平移画面;具有高效率的查找/搜索功能16、人性化的操作视窗及对话框交互式的软件架构通过软件的交互式的结构,AllegroDesignerEntryCIS即能完成可编程逻辑设计也能完成电路的模拟混合仿真。用户只要在一个单一的环境中就可创建并仿真整个设计。核心的项目管理器管理着整个设计和工艺流程。1、直接内嵌的AMS-Simulatuor帮助完成模拟及混合电路仿真2、与AllegroPCBEditor集成,具有全面的place-and-

6、route双向接口能力3、具备与CadenceAllegro®的高速PCB解决方案双向接口能力4、实现了原理图和仿真窗口之间交互探测网络和信号5、实现了在原理图和PCBlayout之间交互探测网络和元器件6、支持AllegroDesignerEntryCIS与AllegroPCBLayout之间元器件的交互放置元件信息管理系统(CIS)   AllegroDesignerEntryCIS解决了很多由于元器件数据不正确或不完整引起的问题。这个系统的关键是内嵌了一个可以直接接收来自企业MRP或ERP系统和工程元件数据库里的元件信息的选择器。CIS同步来自外部源元件数据和电路设计元件数据,自动生成准

7、确的材料清单(BOMs)。通过CIS对PCB设计过程的有效管理,用户可以消除生产延误时间并降低成本。AllegroDesignerEntryCIS也可以减少或消除了许多潜在的问题:1、电路板由于错误的元器件数据而返工---例如在一个设计项目中可能因为修改电阻的功率而没有修改相应的封装和元器件编号就可能引起原理图,PCBlayout和BOM之间的不匹配。这样不同步的设计可能很容易引起昂贵的,不必要的

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。