1[1].1跨时空的服务

1[1].1跨时空的服务

ID:44791332

大小:785.50 KB

页数:86页

时间:2019-10-29

1[1].1跨时空的服务_第1页
1[1].1跨时空的服务_第2页
1[1].1跨时空的服务_第3页
1[1].1跨时空的服务_第4页
1[1].1跨时空的服务_第5页
资源描述:

《1[1].1跨时空的服务》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、接口技术教案--主讲人:宫克存接口技术一、8086/8088的引脚及工作摸式二、时序与总线周期三、微型计算机和外设的数据传输(接口定义)四、8086的中断摡念五、中断控制器8259A六、并行接口8255A七、串行接口8251A八、计数器/定时器8253/8254第五章微型计算机和外设的传输第一节8086/8088的引脚及工作模式以前介绍的是CPU的内部,这一节介绍CPU的外部特性,介绍8086/8088CPU的两种工作方式最大方式、最小方式8086/8088的引脚,(地址线、数据线、控制线)分最大和最小两种情况,8086和8088两个C

2、PU的不同情况和相同情况介绍。8088地AD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLK地地A14A13A12A11A10A9A8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLK地Vcc(5V)A15A16/S3A17/S4A18/S5A19/S6SS0(HIGH)MN/MXRDHOLD(RQ/GT0)HLDA(RQ/GT1)WR(LOCK)M/IO(S2)DT/R(S1)DEN(S0)ALE(QS0)INTA(QS1)TESTREADYRESE

3、TVcc(5V)AD15A16/S3A17/S4A18/S5A19/S6BHE/S7MN/MXRDHOLD(RQ/GT0)HLDA(RQ/GT1)WR(LOCK)M/IO(S2)DT/R(S1)DEN(S0)ALE(QS0)INTA(QS1)TESTREADYRESET8086引脚对比图1.40条引脚的双列直插式封装。2.采用分时复用的地址/数据总线,因而部分引脚具有两种功能。3.8086微处理器有两种工作方式:最小方式和最大方式。最小方式由单微处理器组成,在这种方式中,由8086CPU直接产生所需要的全部控制信号。最大方式用于实现多处

4、理器系统,在这种方式中,8086CPU不直接提供用于存储器或I/O读写的读写命令等控制信号,由总线控制器8288对状态信息进行译码产生相应控制信号。两种方式下部分控制引脚的功能是不同的。一﹑两种工作方式公用引脚定义引脚1和引脚20(GND)为接地端;引脚40(VCC)为电源输入端,采用的电源电压为+5V±10%;引脚19(CLK)为时钟信号输入端。时钟信号占空比为33%时是最佳状态。最高频率对8086为5MHz,对8086—2为8MHz,对8086—1为10MHz。其余36个引脚按其功能来分,地址/数据总线的有20条引脚,控制总线的有

5、16条引脚。1.地址/数据总线8086CPU有20条地址总线,16条数据总线。采用分时复用方式,共占20条引脚。1)AD15~AD0(输入/输出,三态)为分时复用地址/数据总线。当执行对存储器读写或在I/O端口输入输出操作的总线周期的T1状态时,作为地址总线输出A15~A016位地址,而在其它T状态时,作为双向数据总线输入或输出D15~D016位数据。2)A19/S6,A18/S5,A17/S4和A16/S3(输出,三态)为分时复用的地址/状态信号线。S5存器(即PSW)的中断允许标志位IF的当前状态;S4和S3用来指示当前正在使

6、用的段寄存器,如下表所示。S4S3=10表示对存储器访问时段寄存器为CS,或者表示对I/O端口进行访问以及在中断响应的总线周期中读取中断类型号。这20条引脚在总线周期的T1状态输出地址。在存储器读写操作总线周期的T1状态输出高4位地址A19~A16,对I/O端口输入输出操作时,这4条线不用,全为低电平。为了使地址信息在总线周期的其它T状态仍保持有效,总线控制逻辑必须有一个地址锁存器,把T1状态输出的20位地址进行锁存。2.控制总线控制总线有16条引脚。其中引脚24~31这8条引脚在两种工作方式下定义的功能有所不同,这将在后面结合工

7、作方式进行讨论。两种工作方式下公用的8条控制引脚有:1)MN/MX(输入)工作方式控制线。接+5V时,CPU处于最小工作方式;接地时,CPU处于最大工作方式2)(输出,三态)读信号,低电平有效。RD信号有效时表示CPU正在执行从存储器或I/O端口输入的操作。3)NMI(输入)非可屏蔽中断请求输入信号,上升沿有效。当该引脚输入一个由低变高的信号时,CPU在执行完现行指令后,立即进行中断处理。CPU对该中断请求信号的响应不受标志寄存器中断允许标志位IF状态的影响。4)INTR(输入)可屏蔽中断请求输入信号,高电平有效。当INT

8、R为高电平时,表示外部有中断请求。CPU在每条指令的最后一个时钟周期对INTR进行测试,以便决定现行指令执行完后是否响应中断。CPU对可屏蔽中断的响应受中断允许标志位IF状态的影响。5)RESET(输入

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。