电子设计自动化EDA技术实验指导书

电子设计自动化EDA技术实验指导书

ID:46885495

大小:143.00 KB

页数:9页

时间:2019-11-28

电子设计自动化EDA技术实验指导书_第1页
电子设计自动化EDA技术实验指导书_第2页
电子设计自动化EDA技术实验指导书_第3页
电子设计自动化EDA技术实验指导书_第4页
电子设计自动化EDA技术实验指导书_第5页
资源描述:

《电子设计自动化EDA技术实验指导书》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实验一EDA开发软件Max+plusII或QuartusII一、实验目的掌握MAX+PLUSII或QuartusII的安装与使川方法,EDA的开发流程及相关分析综介方法。二、实验原理根据EDA的设计流程:设计输入T编译T器件选择T管脚分配T设计仿真-时序分析t编程卜•载,在熟悉EDA开发软件Max+plusII或QuartusII界面操作基础I二,使用软件提供的编辑、编译、仿真等工具,分析所设计的系统。三、实验内容1、设计输入方法,包插图形输入、文本输入等。2、设计编译3、器件选择及管脚分配4、设计仿真5、时序分析6、编程下载(可

2、选)四、实验条件1、计算机及操作系统2、MAX+PlusII或QuartusII软件3、编程电缆(可选)五、实验步骤略六、结果与分析1、设计原理图或VHDL源程序2、器件及管脚逻分配图3、仿真波形4、时序分析图七、结论完成的主要工作及结论八、主要参考文献略实验二4位全加器设计一、实验目的复习加法器的原理,掌握加法器的设计实现方法,设计实现数字系统设计中常用的4位全加器,在此基础上进一步熟悉MAX+PLUSII或QuartusII软件的使用方法,熟练掌握EDA的图形编程方法、开发流程、以及组介逻辑电路的设计、分析、综介、仿真方法。二

3、、实验原理4位全加器的管脚如图:SUM1SUM2SUM3SUM4SUM5SUM6SUM7SUM8COUT其中CIN表示输入进位位,COUT表示输出进位位,输入A和B分别表示加数和被加数。输出SUM=A+B+CIN,当SUM犬于255时,COUT置T。三、实验内容根据所学相关知识,运川MAX+PLUSTT或QuartusII软件的图形输入方法,实现4位全加器设计。首先给出设计原理并提出实现方案,经指导教师同意厉,通过设计输入、编译综介、仿真验证等过程完成并验证设计。四、设计方案及实现方法设计过程屮可以旨先采川基木逻辑门设计1位全加器

4、,而后通过多个1位全加器级联实现4位全加器,也可以根据输出与输入的逻辑关系写出具布尔代数式,根据布尔代数式用基本逻辑门实现全加器,详细方案与方法略。五、实验条件1、计算机及操作系统2、MAX+PlusII或QuartusII软件3、编程电缆(可选)六、实验步骤略七、结果与分析1、设计原理图或VHDL源程序2、器件及管脚逻分配图3、仿真波形4、时序分析图八、结论完成的丄要工作及结论,包括功能评定、时序分析结论九、主要参考文献略实验三8线-3线优先编码器设计一、实验目的复习编码器的原理,掌握编码器的设计实现方法,设计实现数字系统设计中

5、常用的8线・3线优先编码器,逐步学会熟练运用MAX+PLUSII或QuartusII软件,熟悉EDA的VHDL程序设计方法、学习掌握组介逻辑电路的VHDL描述方法,进一步掌握应川EDA常用工具进行组合逻辑电路的设计、分析、综合、仿真等的技巧。二、实验原理1、管脚8线・3线优先编码器的管脚如图:INOIN1IN21=^IN31=^IN41=^IN51=^IN61=^IN71=^Sei其中1N表示输入编码位,Sei为片选信号,Y表示输出编码值,YS与YEX表示器件状态,“11”表示器件未选屮,“oi”表示无键按卜•,“10”表示器件工

6、作态。2、真值表8-3编码器的真值衣如F:输入输出SeiI011I2I3I4I5I6I7Y0Y1Y2YSYEX1XXXXXXXX11111011111111111010XXXXXXX0000100XXXXXX01001100XXXXX011010100XXXX0111011100XXX01111100100XX011111101100X01111111101000111111111110三、实验内容根据所学相关知识,运川MAX+PLUSII或QuartusII软件的文木文件输入方法,编写VHDL程序,实现8・3优先编码器的设计。首

7、先给出设计原理并提出实现方案论证,经指导教师同意后,通过设计输入、编译综介、仿真验证等过程完成并验证设计。四、设计方案及实现方法8-3优先编码器的VHDL描述有多种方法,设计过程屮町以根据真值表采川case...when语句、with...select语句、if...then结构等多种手段实现,也可以根据真值表分析输入输出间的逻辑关系,根据逻辑关系写出其布尔表达式,根据布尔代数式调川基本逻辑门元件实现&3优先编码器,详细方案与方法略。五、实验条件1、计算机及操作系统2、MAX+PlusII或QuartusII软件3、编程电缆(可选

8、)六、实验步骤略七、结果与分析1、设计原理图或VHDL源程序2、器件及管脚逻分配图3、仿真波形4、时序分析图八、结论完成的主要工作及结论,包括功能评定、时序分析结论九、主要参考文献略实验四10进制计数器设计一、实验目的复习计数器的原理,掌握计数器的

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。