EDA技术实用教程—Verilog_HDL版(第四版) 教学课件 作者 潘松 黄继业 潘明第8章 有限状态机设计技术.ppt

EDA技术实用教程—Verilog_HDL版(第四版) 教学课件 作者 潘松 黄继业 潘明第8章 有限状态机设计技术.ppt

ID:50021688

大小:2.04 MB

页数:68页

时间:2020-03-07

EDA技术实用教程—Verilog_HDL版(第四版) 教学课件 作者 潘松 黄继业 潘明第8章 有限状态机设计技术.ppt_第1页
EDA技术实用教程—Verilog_HDL版(第四版) 教学课件 作者 潘松 黄继业 潘明第8章 有限状态机设计技术.ppt_第2页
EDA技术实用教程—Verilog_HDL版(第四版) 教学课件 作者 潘松 黄继业 潘明第8章 有限状态机设计技术.ppt_第3页
EDA技术实用教程—Verilog_HDL版(第四版) 教学课件 作者 潘松 黄继业 潘明第8章 有限状态机设计技术.ppt_第4页
EDA技术实用教程—Verilog_HDL版(第四版) 教学课件 作者 潘松 黄继业 潘明第8章 有限状态机设计技术.ppt_第5页
资源描述:

《EDA技术实用教程—Verilog_HDL版(第四版) 教学课件 作者 潘松 黄继业 潘明第8章 有限状态机设计技术.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第8章有限状态机设计技术8.1Verilog状态机的一般形式8.1.1状态机的特点与优势(1)高效的顺序控制模型。(2)容易利用现成的EDA工具进行优化设计。(3)系统性能稳定。(4)设计实现效率高。(5)高速性能。(6)高可靠性能。8.1Verilog状态机的一般形式8.1.2状态机的一般结构1.说明部分8.1Verilog状态机的一般形式8.1.2状态机的一般结构2.主控时序过程3.主控组合过程8.1Verilog状态机的一般形式8.1.2状态机的一般结构4.辅助过程接下页8.1Verilog状态机的一般形式接上页8.1Verilog状态机的一般形式

2、8.1.2状态机的一般结构4.辅助过程8.1Verilog状态机的一般形式8.1.3初始控制与表述8.2Moore型状态机及其设计8.2.1多过程结构型状态机8.2Moore型状态机及其设计8.2.1多过程结构型状态机8.2Moore型状态机及其设计8.2.1多过程结构型状态机8.2Moore型状态机及其设计8.2.1多过程结构型状态机接下页8.2Moore型状态机及其设计8.2.1多过程结构型状态机接上页8.2Moore型状态机及其设计8.2.1多过程结构型状态机8.2Moore型状态机及其设计8.2.1多过程结构型状态机8.2.2序列检测器及其状态机

3、设计8.2Moore型状态机及其设计8.2.2序列检测器及其状态机设计8.3Mealy型状态机设计接下页8.3Mealy型状态机设计接上页8.3Mealy型状态机设计8.3Mealy型状态机设计接下页8.3Mealy型状态机设计接上页8.3Mealy型状态机设计8.3Mealy型状态机设计8.3Mealy型状态机设计8.3Mealy型状态机设计8.4SystemVerilog的枚举类型应用8.5状态机图形编辑设计8.5状态机图形编辑设计8.5状态机图形编辑设计8.5状态机图形编辑设计8.5状态机图形编辑设计8.5状态机图形编辑设计8.5状态机图形编辑设计

4、8.5状态机图形编辑设计8.6不同编码类型状态机8.6.1直接输出型编码8.6不同编码类型状态机8.6.1直接输出型编码8.6不同编码类型状态机8.6.1直接输出型编码接下页8.6不同编码类型状态机8.6.1直接输出型编码接上页8.6不同编码类型状态机8.6.1直接输出型编码8.6不同编码类型状态机8.6.2用宏定义语句定义状态编码接下页8.6不同编码类型状态机8.6.2用宏定义语句定义状态编码接上页8.6不同编码类型状态机8.6.2用宏定义语句定义状态编码8.6不同编码类型状态机8.6.3宏定义命令语句8.6不同编码类型状态机8.6.4顺序编码8.6不

5、同编码类型状态机8.6.5一位热码编码8.6.6状态编码设置1.用户自定义方式8.6不同编码类型状态机2.用属性定义语句设置8.6不同编码类型状态机2.用属性定义语句设置8.6不同编码类型状态机3.直接设置方法8.7安全状态机设计8.7安全状态机设计8.7.1状态导引法8.7安全状态机设计8.7.2状态编码监测法8.7.3借助EDA工具自动生成安全状态机8.8硬件数字技术排除毛刺8.8.1延时方式去毛刺8.8硬件数字技术排除毛刺8.8.1延时方式去毛刺8.8硬件数字技术排除毛刺8.8.2逻辑方式去毛刺8.8硬件数字技术排除毛刺8.8.2逻辑方式去毛刺8.

6、8硬件数字技术排除毛刺8.8.3定时方式去毛刺8.8硬件数字技术排除毛刺8.8.3定时方式去毛刺习题实验与设计8-1序列检测器设计8-2ADC采样控制电路设计实验与设计8-3数据采集模块设计实验与设计8-4五功能智能逻辑笔设计实验与设计8-5比较器加DAC器件实现ADC转换功能电路设计实验与设计8-6通用异步收发器UART设计实验与设计8-6通用异步收发器UART设计实验与设计8-7点阵型与字符型液晶显示器驱动控制电路设计8-8串行ADC/DAC控制电路设计8-9硬件消抖动电路设计8-10数字彩色液晶显示控制电路设计实验与设计8-11状态机控制串/并转换

7、8数码静态显示实验与设计8-12基于CPLD的FPGAPS模式编程配置控制电路设计

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。