实验一QuartusII使用与基本逻辑电路的设计.docx

实验一QuartusII使用与基本逻辑电路的设计.docx

ID:58503373

大小:255.23 KB

页数:9页

时间:2020-10-21

实验一QuartusII使用与基本逻辑电路的设计.docx_第1页
实验一QuartusII使用与基本逻辑电路的设计.docx_第2页
实验一QuartusII使用与基本逻辑电路的设计.docx_第3页
实验一QuartusII使用与基本逻辑电路的设计.docx_第4页
实验一QuartusII使用与基本逻辑电路的设计.docx_第5页
资源描述:

《实验一QuartusII使用与基本逻辑电路的设计.docx》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、实验一QuartusII使用与基本逻辑电路的设计[实验目的]1、熟悉QuartusII的文本输入方式,掌握其编辑、编译综合、仿真的操作方法;2、学习QuartusII环境下的编程下载及硬件测试方法;3、学习应用QuartusII完成基本时序电路设计;4、应用QuartusII完成基本组合电路的设计。*[实验仪器]PC机、EDA实验箱一台QuartusII6.0软件[实验内容](1)实验内容1:在QuartusⅡ上输入该设计的文本,并进行编辑、编译、综合、适配、仿真。说明设计中各语句的作用,详细描述设计的功能特点,给出其所有信号

2、的时序仿真波形。(2)实验内容2:引脚锁定以及硬件下载测试。引脚锁定后进行编译、下载和硬件测试实验。将实验过程和实验结果写进实验报告。*(3)实验内容3:使用SignalTapII对此计数器进行实时测试,流程与要求参考4.3节。*(4)实验内容4:从设计中去除SignalTapII,要求全程编译后生成用于配置器件EPCS1编程的压缩POF文件,并使用ByteBlasterII,通过AS模式对实验板上的EPCS1进行编程,最后进行验证。*(5)实验内容5:为此项设计加入一个可用于SignalTapII采样的独立的时钟输入端(采用

3、时钟选择clock0=12MHz,计数器时钟CLK分别选择256Hz、16384Hz、6MHz),并进行实时测试。[实验原理]数字逻辑电路中,根据逻辑功能的不同特点,可以把数字逻辑电路分成组合逻辑电路和时序逻辑电路两大类用。在组合逻辑电路中,任意时刻的输出仅仅取决于该时刻的输入,与电路的原来状态无关;在时序逻辑电路中,任一时刻的输出信号不仅取决于当时的输入信号,而且还取决于电路原来的状态,也就是与电路原来的状态有关。在数字系统中使用的最多的时序电路要算是计数器了。计数器应用非常广泛,可以以用于对时钟脉冲的计数,还可以用于分频、

4、定时、产生节拍脉冲和脉冲序列等。在一些测试设备中也有很重要的作用。计数器是数字系统中的重要组成部分,本实验拟设计一个同步加计数的十进制计数器。要求设计具有如下功能:1、有同步时钟使能(即只有在使能信号作用下才允许计数),2、异步清0(只要清零信号有效则计数器变为全0)功能。[实验步骤]一、建立设计项目文件夹并编辑文本文件建立和编辑一个图形文件,是数字系统或数字逻辑电路设计的第一步,该软件运行在WindowsNT或WindowsXP环境下。1、建立工作库文件夹1首先利用Windows源管理器在D新建一个文件,存放EDA的所有目,

5、可以取名EDA,并在此文件中再建一个文件,作第一次的目文件,取名为cnt10b,(自建文件名由者自定)。注意:文件名不能用中文,也最好不要用数字。本次建立的目文件:d:EDAcnt10b。然后点Windows桌面上的,入QuartusII境。2、编辑VHDL文本①打开QuartusII,菜File→New。在New窗口中的DeviceDesignFiles中硬件文件型VHDLFile,OK按后入QuartusII文本窗口。图1-1文件的言型,入源程序并存3、建立新工程目如果“是”直接入以保存的文件名体的建工程流程;如在前一

6、步操作中“否”的,可按下面的操作建立新工程目。建立工程目包括工程名、目器件、合器、仿真器等的置。(1)在QuartusII主窗口,菜File→NewProjectWizard命令,即出NewProjectWizard:Introduction窗口,点Next按入“工程置”框(见图1-2),第一表示工程所在的工作文件;第二表示此工程的工程名,直接用文本文件文件工程名。本次将CNT10b作工程名。第三是当前工程文件的文件名。也可框右的“⋯”按,中已存的文件填入。下方的Next按。入下一置。图1-2建立新工程目(2)在出的AddFi

7、le框中(见图1.3)加入需的工程文件,此工程文件加入的方2法有两种:单击AddAll按,将定的工程目中的相关文件(.bdf,.vhd等源文件)加入到工程文件中;第二种方法是:Add⋯按,从工程目中需加入工程目中的文件。图1.3将所有相关的文件都加入此工程(如果有)(3)目芯片。Next按,目芯片(见图1.4)。首先在Family栏选择ACEX1K系列,然后此系列的具体芯片:EP1K30TC144-3。图1.4选择EP1K30TC144-3目芯片置窗口(4)工具置。当前框中的Next按,在出的EDA工具置窗口(EDAToolS

8、ettings),此窗口有三个,将三个都置默”NONE”即不(不打钩),表示QuartusII中自的所有工具(若在相关前打表示要用第三方工具,需要安装相关工具件并有合法授方可以使用)。(5)束置。再Next按后即出“工程置”窗口,上面列出了与工程相关的置情况。最后按Finis

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。