EDA第3章XILINXISE基本设计流程ppt课件.pptx

EDA第3章XILINXISE基本设计流程ppt课件.pptx

ID:59476171

大小:2.70 MB

页数:84页

时间:2020-09-14

EDA第3章XILINXISE基本设计流程ppt课件.pptx_第1页
EDA第3章XILINXISE基本设计流程ppt课件.pptx_第2页
EDA第3章XILINXISE基本设计流程ppt课件.pptx_第3页
EDA第3章XILINXISE基本设计流程ppt课件.pptx_第4页
EDA第3章XILINXISE基本设计流程ppt课件.pptx_第5页
资源描述:

《EDA第3章XILINXISE基本设计流程ppt课件.pptx》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、设计输入的实现--设计内容随着EDA技术的发展,设计输入多采用混合设计,其中包括:基于VerilogHDL语言的设计输入;基于IP核的设计输入;基于原理图的设计输入;基于网表的设计输入方法。XilinxISE设计流程ISE设计流程介绍--设计流程介绍翻译映射布局和布线规划和预算HDLRTL仿真综合以创建网表功能仿真得到时序收敛时序仿真实现创建代码/原理图配置FPGA产生比特流文件基于VerilogHDL语言的ISE设计流程--设计内容该设计案例完成一个基本组合逻辑电路的设计,设计内容包括:工程的建立新文件的生成和代码的添加设计综合和查看综合结果设计仿真用户约束的添加和设计实现布局布线

2、结果的查看设计下载到FPGA芯片PROM文件的生成和下载到PROM中基于VerilogHDL语言的ISE设计流程--创建一个新工程1)HDL:顶层设计使用HDL语言实现2)Schematic:顶层设计使用原理图实现3)EDIF:顶层设计使用电子设计交换格式(网表)实现。4)NGC/NGD:顶层设计使用NGC/NGD网表实现。点击“Next”按钮Next基于VerilogHDL语言的ISE设计流程--创建一个新工程在DeviceProperties界面中,选择合适的:1)产品范围(productcategory)2)芯片的系列(Family)3)具体的芯片型号(Device)4)封装类

3、型(Package)5)速度信息(speed)6)综合工具(SynthesisTool)7)仿真工具(Simulator)8)设计语言(PreferredLanguage)。左图是参数的具体设置基于VerilogHDL语言的ISE设计流程--创建一个新工程Finish基于VerilogHDL语言的ISE设计流程--创建一个新设计文件1.选择器件2.点击鼠标右键,出现浮动菜单,选择“NewSource…”该文件的实体名新建文件的类型,不同的类型有着不同的功能和意义。基于VerilogHDL语言的ISE设计流程--创建一个新工程点击“Next”按钮点击“Next”按钮基于VerilogH

4、DL语言的ISE设计流程--添加设计端口点击“Finish”按钮基于VerilogHDL语言的ISE设计流程--添加实体端口基于VerilogHDL语言的ISE设计流程--生成gate.v文件自动生成module框架生成了结构体框架只需加入逻辑语句即可基于VerliogHDL语言的ISE设计流程--自动生成文件结构框架双击gate.v文件基于VerilogHDL语言的ISE设计流程--添加代码及注释修改声明添加逻辑行为描述语句设计中常用的四个操作:综合、实现、生成bit文件、下载这个图标指示顶层文件选中顶层文件,Processes窗口中给出能操作的项目双击XST进行综合操作基于Ver

5、ilogHDL语言的ISE设计流程基于VerilogHDL语言的ISE设计流程--设计综合行为级综合可以自动将系统直接从行为级描述综合为寄存器传输级描述。行为级综合的输入为系统的行为级描述,输出为寄存器传输级描述的数据通路。行为级综合工具可以让设计者从更加接近系统概念模型的角度来设计系统。同时,行为级综合工具能让设计者对于最终设计电路的面积、性能、功耗以及可测性进行很方便地优化。行为级综合所需要完成的任务从广义上来说可以分为分配、调度以及绑定。基于VerilogHDL语言的ISE设计流程--设计综合Xilinx综合工具在对设计的综合过程中,主要执行以下三个步骤:语法检查过程,检查设计

6、文件语法是否有错误;编译过程,翻译和优化HDL代码,将其转换为综合工具可以识别的元件序列;映射过程,将这些可识别的元件序列转换为可识别的目标技术的基本元件;基于VerilogHDL语言的ISE设计流程--设计综合在ISE的主界面的处理子窗口的synthesis的工具可以完成下面的任务:查看综合报告(viewSynthesisReport)查看RTL原理图(ViewRTLschematic)查看技术原理图(ViewTechnologySchematic)检查语法(CheckSyntax)产生综合后仿真模型(GeneratePost-SynthesisSimulationModel)。基

7、于VerilogHDL语言的ISE设计流程--设计综合(查看综合报告)鼠标双击,查看报告,给出了资源的使用情况TABLEOFCONTENTS1)SynthesisOptionsSummary2)HDLCompilation3)DesignHierarchyAnalysis4)HDLAnalysis5)HDLSynthesis6)AdvancedHDLSynthesis7)LowLevelSynthesis8)PartitionReport9)FinalRe

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。